Detalles del bloque DSP

 El bloque Stratix IV DSP es una arquitectura de silicio de alto rendimiento con una gran capacidad de programación que ofrece un procesamiento optimizado en muchas aplicaciones. Cada bloque DSP proporciona ocho multiplicadores de 18 x 18, así como registros, sumadores, restadores, acumuladores y funciones de unidad de suma que se requieren con frecuencia en los algoritmos DSP típicos. El bloque DSP admite anchos de bits completamente variables y varios modos de redondeo y saturación para cumplir de manera eficiente los requisitos exactos de su aplicación. Ver figura 1.

Figura 1. Arquitectura de bloques DSP

Referencia
Stratix IV FPGA High-Performance DSP Features. (s. f.). Intel | Rechenzentrumslösungen, IoT und PC-Innovation. https://www.intel.com/content/www/us/en/programmable/products/fpga/features/stxiv-dsp-block.html


Comentarios

Entradas populares de este blog

ARREGLO LOGICO GENERICO (GAL)

Función "rising_edge" para VHDL

Señal del reloj en VHDL